

# Organización de Computadoras (86.37)

Trabajo Práctico 3: Datapath y Pipeline

27 de junio de 2019 1º cuatrimestre 2019

# Integrantes:

99074 Gonzalo Gilces Duran gonzalo.gilces@hotmail.com 98785 Rodrigo Nahuel Parra ro.nahuel95@gmail.com

#### Resumen

El objetivo de este trabajo es familiarizarse con la arquitectura de una CPU MIPS, específicamente con el datapath y la implementación de instrucciones. Para ello, se deberán agregar instrucciones a diversas configuraciones de CPU provistas por el simulador DrMIPS.

### 1. Introducción

El programa DrMIPS permite evaluar distintos diseños de datapath para procesadores MIPS32, al dar la posibilidad de organizarlo de manera personalizada. Si bien solo puede haber uno de determinados componentes del DP (como el registro de PC o la unidad de control), pueden agregarse sumadores, multiplexores, extensores de signo y conexiones arbitrariamente. También es posible modificar el conjunto de instrucciones. Además de la estructura lógica del DP, DrMIPS permite escribir programas simples y simular su ejecución en el DP, mostrando los valores que toman las diversas entradas y salidas de cada elemento.

Para modificar el DP de una cierta arquitectura, se deben modificar 2 archivos, los cuales en conjunto definen la estructura interna del procesador, así como también el set de instrucciones que manejan. Uno de los archivos, con extensión .cpu contiene todos los elementos, conexiones y funcionalidades que hacen a la estructura interna del procesador, mientras que el archivo de extensión .set determina cuales son las instrucciones implementadas.

A continuación se presentan las instrucciones que se debieron implementar para cada una de as arquitecturas:

- Implementar la instrucciópn jalr (Jump and Link Register) en el DP unicycle.cpu.
- Implementar la instrucción sll (Shift Left Logical) en el DP unicycle.cpu.
- Implementar la instrucción srl (Shift Right Logical) en el DP pipeline.cpu.
- Implementar la instrucción j en el DP pipeline.cpu. Vericar que no se produzcan hazards.
- Implementar la instrucción jalr en el DP pipeline.cpu.

# 2. Desarrollo

# 2.1. Unicycle

Primero se decidió implementar las instrucciones que corresponden al DP de un ciclo, ya que son menos complejas comparados a los multiciclos debido a los *Hazards* que estos presentan. Este *Datapath* se puede observar en la figura 1, el cuál fue modificado a partir del *unicycle.cpu* del **DrMips**. Para su implementación se optó por un contener ambas instrucciones dentro del mismo DP, es decir, que en el DP de la figura 1 soporta las instrucciones **jalr** y **sll**.



Figura 1: Datapath unicycle con las modificaciones para las instrucciones jalr y sll.

Para la instrucción **jalr** se agregaron dos multiplexores a la salida, uno que decide si escribe en el registro (en este caso \$ra) el PC+4 o el resultado de la ALU. El otro multiplexor decide si la entrada al PC va a ser PC+4 o el valor del registro rs que fue invocado por la función. La señal que controla estos multiplexores, (en la imagen se pueden distinguir como MUX), se tomó de la salida de la unidad de control llamada JumpReg. Para saber si esta salida se encuentra activa o no depende del Opcode de la instrucción jalr, la cuál se tomó un Opcode=9 para simplificar código.

Por otro lado, para la instrucción  ${\bf sll}$  se agregaron un multiplexor a la entrada del segundo puerto de la ALU, un valor constante de 0, un concatenador y un distribuidor. Para su implementación se aprovechó que la ALU puede ejecutar esta instrucción internamente, donde los parámetros que se ingresan en esta deben ser el registro que se quiere desplazar hacia la izquierda y en que cantidad. Para ello se le asignó a la ALU de Control el parámetro func=0 para que corresponda con dicha instrucción, ya que este valor se obtiene del Opcode de  ${\bf sll}$ . Luego este valor es el que le dice a la ALU y al multiplexor que se está ejecutando un  ${\bf sll}$ . Las otras entradas al multiplexor pueden ser el registro rt o el parámetro shamt el cuál se obtiene del Opcode y es el encargado del valor de "Shifteo". Uno de los problemas que se presentó en esta parte es que la cantidad de bits del shamt (5 bits) es distinta a la de los registros y a la entrada de la ALU. Por esto se optó por crear un valor constante de 27 bits en cero que se concatenan a la izquierda del shamt para lograr su compatibilidad con el sistema.

Con esto se finalizan las modificaciones del *Datapath* de un ciclo, y se pasaron a las pruebas del mismo. Para esto se creó el siguiente código que incluye las dos instrucciones:

li \$t0, 16 sll \$t0, \$t0, 5 li \$t1, 4 jalr \$t1

En la figura 2 se pueden observar los resultados obtenidos del programa DrMips a través de una tabla de registros en cada ciclo de clock.

| Register  | Value |
|-----------|-------|-----------|-------|-----------|-------|-----------|-------|-----------|-------|
| 0: \$zero | 0     |
| 1: \$at   | 0     |
| 2: \$v0   | 0     |
| 3: \$v1   | 0     |
| 4: \$a0   | 0     |
| 5: \$a1   | 0     |
| 6: \$a2   | 0     |
| 7: \$a3   | 0     |
| 8: \$t0   | 16    | 8: \$t0   | 512   | 8: \$t0   | 512   | 8: \$t0   | 512   | 8: \$t0   | 16384 |
| 9: \$t1   | 0     | 9: \$t1   | 0     | 9: \$t1   | 4     | 9: \$t1   | 4     | 9: \$t1   | 4     |
| 10: \$t2  | 0     |
| 11: \$t3  | 0     |
| 12: \$t4  | 0     |
| 13: \$t5  | 0     |
| 14: \$t6  | 0     |
| 15: \$t7  | 0     |
| 16: \$s0  | 0     |
| 17: \$s1  | 0     |
| 18: \$s2  | 0     |
| 19: \$s3  | 0     |
| 20: \$s4  | 0     |
| 21: \$s5  | 0     |
| 22: \$s6  | 0     |
| 23: \$s7  | 0     |
| 24: \$t8  | 0     |
| 25: \$t9  | 0     |
| 26: \$k0  | 0     |
| 27: \$k1  | 0     |
| 28: \$gp  | 0     |
| 29: \$sp  | 0     |
| 30: \$fp  | 0     |
| 31: \$ra  | 0     | 31: \$ra  | 0     | 31: \$ra  | 0     | 31: \$ra  | 16    | 31: \$ra  | 16    |
| PC        | 4     | PC        | 8     |           | 12    | PC        | 4     | PC        | 8     |

Figura 2: Tabla de Registros paso a paso cuando se ejecuta el programa.

Este código primero almacena en el registro \$t0 16 y luego con la instrucción sll lo shiftea hacia la izquierda cinco veces, lo que equivale a multiplicarlo por 2 cinco veces. Luego se carga

en t1 un valor de 4 y se ejecuta jalr de este registro, para volver a la segunda instrucción. Como se puede observar primero el valor de t0 es 16 y luego se actualiza a  $512 = 16 \cdot 2 \cdot 2 \cdot 2 \cdot 2 \cdot 2 \cdot 2$ . En el siguiente ciclo se carga 4 en t1 y el PC vale 12, para el próximo ciclo el PC debe incrementarse en 4 pero como se ejecuta el jalr de t1 se salta a un PC=4 y se guarda en el registro t10 el valor del que hubiera sido el siguiente PC, con lo cuál vale 16. Para el último se puede observar que nuevamente shiftea 5 bits a la izquierda pero esta vez al valor 512 que se encontraba en el registro t10. Este proceso se repetirá indefinidamente ya que luego vuelve a pegar un salto por el jalr a la segunda instrucción.

# 2.2. Pipeline

En este caso se implementó también la instrucción **j** la cuál no se encuentro por defecto en pipeline. Esta instrucción conocida como *jump* genera un salto en el PC al valor que se le pase como parámetro. Esta instrucción es del tipo j, por lo que se tuvo que añadir en el default\_pipeline.set además de su *Opcode* correspondiente, los campos que este contiene. Estos campos son dos, uno el *Opcode* de 6 bits y el otro es el *target* que corresponde a los 26 bits restantes.

Para su implementación se tuvo en cuenta los *Hazards* que pueden estar presentes cuando se realizan saltos en el PC. Para solucionar este problema se decidió *flushear* el *buffer* IF/ID, el cuál contiene la instrucción que se encontraba a continuación del *jump*. Con esta solución se logró que no haya datos escritos ni leídos erróneamente.

Se decidió realizar el salto en la segunda etapa donde se encuentra la unidad de control, ya que al no utilizar registros con la instrucción *jump*, no se van a producir *Hazards* del tipo escritura de datos. Para modificar el siguiente PC se agregó un multiplexor a la entrada que se encarga de decidir entre PC+4 o el valor que contenga el Target. Para controlar cuál de las dos entradas se va tomar y para *flushear* el *buffer* se tomó la salida de la unidad de control que indica si es un *jump*. Además como el *target* tiene 26 bits y el PC tiene 32, se utilizó un concatenador para llevarlo a 32 con los bits más significativos del PC.

Para la siguiente instrucción, srl, se utilizó un método similar al uniciclo del sll. Se agregó a la ALU esta nueva función que puede ejecutar internamente, y se activa mediante contenido del campo "func" del Opcode. A su vez se activa un multiplexor que toma la decisión de elegir el valor que se encuentra en el campo "shamt", el cuál ya se le añadieron los 27 bits más significativos en 0 para llegar a los 32 bits de extensión. A su vez si es necesario se hace uso de la unidad de Forwarding, la cuál impide que se generen Hazards por escritura de datos.

Por último se implementó la instrucción **jalr** nuevamente. En este caso como la instrucción requiere del valor de un registro para generar el salto, se utilizó la unidad de *Forwarding* para impedir *Hazards* de este tipo. Con el fin de utilizar la Unidad de *Forwarding* se debió generar el salto en la tercera etapa donde esta se encuentra.

A diferencia de la instrucción jump, en **jalr** se debió flushear los dos primerosbuffers IF/ID e ID/EX para que no se ejecuten las instrucciones que se encuentran a continuación de esta en el código. Además se agregaron dos multiplexores para elegir que valor se escribe en los registros (específicamente ra) y cuál va a ser el siguiente PC. Para el caso de los registros se elige entre el PC+4 y el valor de la salida de la ALU, y en el caso del siguiente PC se elige entre el valor en el registro rs (que fue ingresado por la instrucción) y el PC+4.

Para lograr flushear los buffers de forma correcta se agregaron compuertas OR en el Datapath ya que los buffers tienen una única entrada de flush. Con el objetivo de flushear y ejecutar el salto se utilizó la primer salida de la unidad de control, la cuál indica si se va a generar un JumpReg.

En la figura 3 se puede observar el *DataPath* de *Pipeline* que se implementó para ejecutar las tres instrucciones requeridas. Se pueden diferenciar las distintas 5 etapas que contiene el método de *Pipeline*, donde primero busca la instrucción (**Fetch**), luego la decodifica (**Decode**) para después ejecutarla (**Execute**), y por último buscar en memoria (**Memory**) y guardar el valor (**Write Back**).



Figura 3: Datapath pipeline con las modificaciones para las instrucciones j, jalr y srl.

El código empleado para probar la implementación en pipeline es el siguiente:

```
li $t0, 32
LOOP: srl $t1, $t0, 1
jalr $t1
addi $t0, $t1, 32
j LOOP
addi $t0, $t1, 64
```

La primer instrucción del código carga el registro \$t0 con el valor 32 e incrementa el PC en 4 valores, para pasar a la siguiente instrucción. Al cabo de 5 pulsos de reloj, el pipeline se encuentra completamente lleno, con la instrucción de inicialización del registro \$t0 en la etapa Write back, el "shifteo" se fue calculado y se encuentra en la etapa Memory. A su vez este valor calculado debe ser forwardeado a la etapa anterior para poder ejecutar la instrucción jalr. En este punto el PC vuelve a valer 16 debido a la ejecución de la instrucción jalr, la cual modifica el PC pero no altera en ninguna medida las etapas posteriores del pipeline. Sin embargo, en el siguiente pulso se realiza un flush del pipeline debido a que las instrucciones que se encontraban cargadas en etapas anteriores no serán ejecutadas. Esto es evidente ya que la de ejecutarse las instrucciones posteriores al salto, el valor del registro \$t0 se habría modificado cargando el valor de 48. También se comprueba el funcionamiento ya que el valor de \$ra pasa a ser 12, lo cual se corresponde con la cuarta instrucción, posición a la cual debería volver.

Posteriormente se cargan las últimas 2 instrucciones del código, de las cuales solo se debe ejecutar la instrucción de salto. Es por esto que cuando la instrucción entra en el proceso execute, todas las etapas previas del pipeline son flusheadas, por lo que la próxima instrucción a decodificar es nuevamente el "shifteo" hacia derecha. El correcto vaciamiento del pipeline se evidencia en que el registro \$t0 nunca es cargado con el valor 80. Finalmente el programa entra en un loop infinito en el cual se ejecutan solo las instrucciones antes mencionadas.

En la Figura 4 y 5 se encuentran las pruebas del correspondiente DataPath.

|     | Register | Value |
|-----|----------|-------|-----|----------|-------|-----|----------|-------|-----|----------|-------|
| 0:  | \$zero   | 0     |
| 1:  | \$at     | 0     |
| 2:  | \$v0     | 0     |
| 3:  | \$v1     | 0     |
| 4:  | \$a0     | 0     |
| 5:  | \$a1     | 0     |
| 6:  | \$a2     | 0     |
| 7:  | \$a3     | 0     |
| 8:  | \$t0     | 0     |
| 9:  | \$t1     | 0     |
| 10: | \$t2     | 0     |
| 11: | \$t3     | 0     |
| 12: | \$t4     | 0     |
| 13: | \$t5     | 0     |
| 14: | \$t6     | 0     |
| 15: | \$t7     | 0     |
| 16: | \$s0     | 0     |
| 17: | \$s1     | 0     |
| 18: | \$s2     | 0     |
| 19: | \$s3     | 0     |
| 20: | \$s4     | 0     |
| 21: | \$s5     | 0     |
| 22: | \$s6     | 0     |
| 23: | \$s7     | 0     |
| 24: | \$t8     | 0     |
| 25: | \$t9     | 0     |
| 26: | \$k0     | 0     |
| 27: | \$k1     | 0     |
| 28: | \$gp     | 0     |
| 29: | \$sp     | 0     |
| 30: | \$fp     | 0     |
| 31: | \$ra     | 0     |
| PC  |          | 0     | PC  |          | 4     | PC  |          | 8     | PC  |          | 12    |

Figura 4: Registros a medida que se ejecuta el programa  $\left(1/2\right)$ 

|     | Register | Value |     | Register          | Value |     | Register      | Value |     | Register | Value |
|-----|----------|-------|-----|-------------------|-------|-----|---------------|-------|-----|----------|-------|
| 0:  | \$zero   | 0     | 0:  | \$zero            | 0     | 0:  | \$zero        | 0     | 0:  | \$zero   | 0     |
| 1:  | \$at     | 0     | 1:  | \$at              | 0     | 1:  | \$at          | 0     | 1:  | \$at     | 0     |
| 2:  | \$v0     | 0     | 2:  | \$ <del>v</del> 0 | 0     | 2:  | \$v0          | 0     | 2:  | \$v0     | 0     |
| 3:  | \$v1     | 0     | 3:  | \$v1              | 0     | 3:  | \$v1          | 0     | 3:  | \$v1     | 0     |
| 4:  | \$a0     | 0     | 4:  | \$a0              | 0     | 4:  | \$a0          | 0     | 4:  | \$a0     | 0     |
| 5:  | \$a1     | 0     | 5:  | \$a1              | 0     | 5:  | \$a1          | 0     | 5:  | \$a1     | 0     |
| 6:  | \$a2     | 0     | 6:  | \$a2              | 0     | 6:  | \$a2          | 0     | 6:  | \$a2     | 0     |
| 7:  | \$a3     | 0     | 7:  | \$a3              | 0     | 7:  | \$a3          | 0     | 7:  | \$a3     | 0     |
| 8:  | \$t0     | 0     | 8:  | \$t0              | 32    | 8:  | \$t0          | 32    | 8:  | \$t0     | 32    |
| 9:  | \$t1     | 0     | 9:  | \$t1              | 16    | 9:  | \$t1          | 16    | 9:  | \$t1     | 16    |
| 10: | \$t2     | 0     | 10: | \$t2              | 0     | 10: | \$t2          | 0     | 10: | \$t2     | 0     |
| 11: | \$t3     | 0     | 11: | \$t3              | 0     | 11: | \$t3          | 0     | 11: | \$t3     | 0     |
| 12: | \$t4     | 0     | 12: | \$t4              | 0     | 12: | \$t4          | 0     | 12: | \$t4     | 0     |
| 13: | \$t5     | 0     | 13: | \$t5              | 0     | 13: | \$t5          | 0     | 13: | \$t5     | 0     |
| 14: | \$t6     | 0     | 14: | \$t6              | 0     | 14: | \$t6          | 0     | 14: | \$t6     | 0     |
| 15: | \$t7     | 0     | 15: | \$t7              | 0     | 15: | \$t7          | 0     | 15: | \$t7     | 0     |
| 16: | \$s0     | 0     | 16: | \$s0              | 0     | 16: | \$s0          | 0     | 16: | \$s0     | 0     |
| 17: | \$s1     | 0     | 17: | \$s1              | 0     | 17: | \$s1          | 0     | 17: | \$s1     | 0     |
| 18: | \$s2     | 0     | 18: | \$s2              | 0     | 18: | \$s2          | 0     | 18: | \$s2     | 0     |
| 19: | \$s3     | 0     | 19: | \$ <b>s</b> 3     | 0     | 19: | \$ <b>s</b> 3 | 0     | 19: | \$s3     | 0     |
| 20: | \$s4     | 0     | 20: | \$s4              | 0     | 20: | \$s4          | 0     | 20: | \$s4     | 0     |
| 21: | \$s5     | 0     | 21: | \$s5              | 0     | 21: | \$s5          | 0     | 21: | \$s5     | 0     |
| 22: | \$s6     | 0     | 22: | \$s6              | 0     | 22: | \$s6          | 0     | 22: | \$s6     | 0     |
| 23: | \$s7     | 0     | 23: | \$s7              | 0     | 23: | \$s7          | 0     | 23: | \$s7     | 0     |
| 24: | \$t8     | 0     | 24: | \$t8              | 0     | 24: | \$t8          | 0     | 24: | \$t8     | 0     |
| 25: | \$t9     | 0     | 25: | \$t9              | 0     | 25: | \$t9          | 0     | 25: | \$t9     | 0     |
| 26: | \$k0     | 0     | 26: | \$k0              | 0     | 26: | \$k0          | 0     | 26: | \$k0     | 0     |
| 27: | \$k1     | 0     | 27: | \$k1              | 0     | 27: | \$k1          | 0     | 27: | \$k1     | 0     |
| 28: | \$gp     | 0     | 28: | \$gp              | 0     | 28: | \$gp          | 0     | 28: | \$gp     | 0     |
| 29: | \$sp     | 0     | 29: | \$sp              | 0     | 29: | \$sp          | 0     | 29: | \$sp     | 0     |
| 30: | \$fp     | 0     | 30: | \$fp              | 0     | 30: | \$fp          | 0     | 30: | \$fp     | 0     |
| 31: | \$ra     | 0     | 31: | \$ra              | 0     | 31: | \$ra          | 12    | 31: | \$ra     | 12    |
| PC  |          | 16    | PC  |                   | 20    | PC  |               | 4     | PC  |          | 8     |

Figura 5: Registros a medida que se ejecuta el programa  $\left( 2/2\right)$ 

# 3. Conclusiones

A modo de conclusión se puede decir que se comprendieron las ventajas y desventajas de la utilización de una arquitectura piepline. Por un lado la capacidad de cómputo se incrementa notablemente, no en el tiempo de ejecución de la cada una de las instrucciones, sino en el throughput. Esto lleva consigo todas las precauciones que deben tomarse a la hora de desarrollar estas arquitecturas, ya que se deben tener muy en cuenta los casos en los que se ejecutan saltos, asi como también los casos en los que se necesita un dato el cual está siendo modificado en una instrucción anterior. Un factor muy importante es el del largo del pipeline, ya que en una implementación con más etapas es posible que los conflictos sean mayores y requieran mucho más hardware para ser resueltos.

También es muy importante la utilización de algún tipo de simulador para poder comprender la estructura y los efectos de cada una de las modificaciones realizadas. En este sentido resultó fundamental el simulador DrMIPS.

# 4. Código Fuente

## 4.1. default-unicycle.set

```
1 {
2 3
4
                                                                                                           comment": "Instruction set of the reference book.",
                                                                                                 "Comment": Institution See to decided and the content of the conte
            5
6
7
                                                                                           "J": [{\(\frac{\}\)"id": \(\frac{\}\)"op", \(\frac{\}\)"size": 6\), \(\frac{\}\)"instructions": \(\frac{\}\)"nop": \(\frac{\}\)"type": \(\frac{\}\)"R", \(\frac{\}\)"fields": \(\frac{\}\)"op": 0, \(\frac{\}\)"rt": 0, \(\frac{\}\)"shamt": 0, \(\frac{\}\)"func": 0\)}, \(\frac{\}\)"add": \(\frac{\}\)"type": \(\frac{\}\)"R", \(\frac{\}\)"args": \(\frac{\}\)"reg", \(\frac{\}\)"reg"), \(\frac{\}\)"fields": \(\frac{\}\)"op": 0, \(\frac{\}\)"rs": \(\frac{\}\)"s3", \(\frac{\}\)"rds": \(\frac{\}\)"s3", \(\frac{\}\)"s3", \(\frac{\}\)"samt \(\frac{\}\)"sub": \(\frac{\}\)"type": \(\R^{\}\), \(\frac{\}\)"args": \(\frac{\}\)"treg"), \(\frac{\}\)"fields": \(\frac{\}\)"op": 0, \(\mathrac{\}\)"rs": \(\frac{\}\)"s3", \(\mathrac{\}\)"rds": \(\frac{\}\)"33", \(\frac{\}\)"dsc": \(\frac{\}\)"s1": \(\frac{\}\)"s2", \(\frac{\}\)"fields": \(\frac{\}\)"op": 0, \(\mathrac{\}\)"rs": \(\frac{\}\)"s3", \(\mathrac{\}\)"rds": \(\frac{\}\)"s3", \(\mathrac{\}\)"dsc": \(\frac{\}\)"s1": \(\frac{\}\)"s2", \(\mathrac{\}\)"reg", \(\mathrac{\}\)"reg"), \(\mathrac{\}\)"fields": \(\{\mathrac{\}\}\)"op": 0, \(\mathrac{\}\)"rs": \(\frac{\}\)"33", \(\mathrac{\}\)"dsc": \(\frac{\}\)"s1": \(\frac{\}\)"s3", \(\mathrac{\}\)"s1": \(\frac{\}\)"s3", \(\mathrac{\}\)"s2", \(\mathrac{\}\)"s1": \(\frac{\}\)"s3", \(\mathrac{\}\)"s2", \(\mathrac{\}\)"s1": \(\frac{\}\)"s3", \(\mathrac{\}\)"s1": \(\frac{\}\)"s3", \(\mathrac{\}\)"s3", \(\mathrac{\}\)"s3"
    10
    11
    12
    13
    14
    15
    18
    19
    20
  21
  22
                                                                                             },
"pseudo": {
    "li":
    "la":
    "move":
    "cubi":
                                                                                                                                                                                                                                    {"args": ["reg", "int"], "to": ["addi #1, $0, #2"], "desc": "$t1 = 22"},
{"args": ["reg", "label"], "to": ["addi #1, $0, #2"], "desc": "$t1 = ADDR(label)"},
{"args": ["reg", "reg"], "to": ["add #1, #2, $0"], "desc": "$t1 = $t2"},
{"args": ["reg", "reg", "reg"], "to": ["li $1, #3", "sub #1, #2, $1"], "desc": "$t1 = $t2 - 23"},
{"args": ["reg", "reg", "reg"], "to": ["slt #1, #3, #2"], "desc": "$t1 = ($t2 > $t3) ? 1 : 0"},
{"args": ["reg", "reg", "reg", "reg", "to": ["slt #1, #3, #2"], "desc": "$t1 = ($t2 > $t3) ? 1 : 0"},
{"args": ["reg", "reg", "offset"], "to": ["slt $1, #1, #2", "beq $1, $0, #3"], "desc": "PC += ($t1 >= $t2)
'(offset * 4 + 4) : 4"},
{"args": ["reg", "reg", "offset"], "to": ["sgt $1, #1, #2", "beq $1, $0, #3"], "desc": "PC += ($t1 <= $t2)
'(offset * 4 + 4) : 4"},
{"args": ["offset]], "to": ["beq $0, $0, #1"], "desc": "PC += offset * 4 + 4"},
{"args": ["reg", "reg"], "to": ["sub #1, $0, #2"], "desc": "$t1 = -$t2"},
{"args": ["reg", "reg"], "to": ["nor #1, #2, $0"], "desc": "$t1 = -$t2"}
26
27
28
29
30
                                                                                                                                                                           "subi":
  31
  },
"control": {
    "0":
                                                                                                                                                                     ": {
"0": {"RegDst": 1, "RegWrite": 1, "ALUOp": 2, "ALUSrc": 0, "MemToReg": 0},
"9": {"RegDst": 1, "RegWrite": 1, "ALUOp": 2, "ALUSrc": 0, "MemToReg": 0, "JumpReg": 1},
"8": {"RegDst": 0, "RegWrite": 1, "ALUOp": 0, "ALUSrc": 1, "MemToReg": 0},
"2": {"Jump": 1},
"4": {"ALUOp": 1, "ALUSrc": 0, "Branch": 1},
"35": {"ALUOp": 0, "ALUSrc": 1, "RegDst": 0, "RegWrite": 1, "MemRead": 1, "MemWrite": 0, "MemToReg": 1},
"43": {"ALUOp": 0, "ALUSrc": 1, "RegDst": 0, "RegWrite": 0, "MemRead": 0, "MemWrite": 1, "MemToReg": 0}
                                                                                        },
"alu": {
    "aluop_size": 2,
    "func_size": 6,
    "control_size": 4,
    "control": [
                                                                                                                                                                   ],
"operations": {
    "0": "and",
    "1": "sll",
    "2": "add",
    "4": "sub",
    "6": "slt",
    "8": "0"",
                                                                                                 }
```

fontsize=9

# 4.2. unicycle.cpu

```
| Tomponents | Components | Com
```

```
"Distinct": ("type": Distributor", "s": 180, "y": 280, "la": ("tad: "Instruction", "size": 32), "cost: (["id": "Size": 32), "cost: (["id": "Size": 18], "cost: ("id": "id", "cost: ("id", "id", "id", "cost: ("id", "id", "id"
 10
 11
 14
 15
 16
 17
 18
 19
 \tilde{2}\tilde{1}
24
 \frac{25}{26}
27
 \frac{28}{29}
 31
 32
33
 36
37
                                                                                                                  Selecciona o resultado da ALU/valor lido da mm[U+FFFDDa o PC+4 para escrever no registo de destino (Messi melhor do mundo)."}},

"ConcatSLL": {"type": "Concatenator", "x": 300, "y": 330, "in1": {"id": "In1", "size": 27}, "in2": {"id": "In2", "size": 5}, "out": "Out", "desc": {"default": "Concatenates the 4 most significant bits of the PC with the 28 bits of the target jump address to form the final 32 bits address.", "pt": "Concatena os 4 bits mais significativos do PC com os 28 bits do endere[U+FFFD] alvo de salto para formar o endere[U+FFFD] final de 32 bits."}},

"Consto": {"type": "Constant", "x": 270, "y": 322, "out": "Out", "val": 0, "size": 27},

"DistSLL": {"type": "Distributor", "x": 420, "y": 360, "in": {"id": "In", "size": 4}, "out": [{"msb": 3, "lsb": 0}, {"msb": 0, "lsb": 0}]},
38
 40
                                                                                                              \overline{43}
 \frac{48}{49}
50
 55
 58
                                                                                                                  3/5}},

{"trom": "Control", "out": "ALUSrc", "to": "MuxReg", "in": "ALUSrc", "start": {"x": 280, "y": 190}, "points": [{"x" : 357, "y": 190}]},

{"from": "RegBank", "out": "ReadData2", "to": "ForkReg", "in": "In"},

{"from": "ForkReg", "out": "Out1", "to": "MuxReg", "in": "0"},
59
```

```
{"from": "ExtendImm", "out": "Out", "to": "ForkImm", "in": "In", "points": [{"x": 340, "y": 375}]},
{"from": "ForkImm", "out": "Out1", "to": "MuxReg", "in": "1"},
{"from": "DistInst", "out": "25-0", "to": "ShiftJump", "in": "In", "start": {"x": 182, "y": 250}, "points": [{"x":
    \frac{62}{63}
                                                                     67
68
    72
    73
     \frac{74}{75}
     76
                                                                        {"from": "DistSLL", "out": "3-0", "to": "ALU", "in": "Operation", "start": {"x": 420, "y": 380}, "points": [{"x": 450, "y": 380}]},

{"from": "ForkImm", "out": "Out2", "to": "ShiftImm", "in": "In", "points": [{"x": 340, "y": 100}]},

{"from": "ShiftImm", "out": "Out", "to": "AddBranch", "in": "In2", "points": [{"x": 425, "y": 100}, {"x": 425, "y":
    79
80
                                                                                                 82}1}.
                                                                        82}]},

"from": "ForkBranch", "out": "Out1", "to": "AddBranch", "in": "In1"},

{"from": "AddBranch", "out": "Out7", "to": "MuxBranch", "in": "1", "end": {"x": 560, "y": 77}},

{"from": "ForkBranch", "out": "Out2", "to": "ForkRA", "in": "In", "points": [{"x": 320, "y": 55}]],

{"from": "MuxBranch", "out": "Out7", "to": "MuxJump", "in": "O", "points": [{"x": 592, "y": 67}, {"x": 592, "y": 29}
                                                                     85
    86
    87
    92
    93
                                                                     , {"x": 590, "y": 281}],
["from:" "MuxRem", "out": "Out", "to": "MuxRA", "in": "O", "start": {"x": 610, "y": 280}, "end": {"x": 640, "y": 280}],
["from:" "MuxRAM", "out": "Out", "to": "RegBank", "in": "WriteData", "end": {"x": 250, "y": 297}, "points": [{"x": 60, "y": 287}, {"x": 660, "y": 410}, {"x": 240, "y": 410}, {"x": 240, "y": 297}]],
["from:" "MuxRAM", "out": "Out", "to": "PC", "in": "NewPC", "points": [{"x": 660, "y": 41}, {"x": 660, "y": 41}, {"x": 660, "y": 10}, {"x": 30, "y": 265}]},
["from:" "ForkRAM", "out": "Out1", "to": "MuxRAM", "in": "0", "end": {"x": 560, "y": 55}},
["from:" "ForkRAM", "out": "Out2", "to": "MuxRAM", "in": "1", "points": [{"x": 540, "y": 100}, {"x": 620, "y": 100}, {"x": 620, "y": 295}],
["from:" "ForkRAM", "out1: "Out1", "to": "MuxRAM", "in": "11", "end": {"x": 540, "y": 248},
["from:" "ForkRAM", "out1: "Out1", "to": "MuxRAM", "in": "1", "points": [{"x": 370, "y": 228}, {"x": 630, "y": 228}, {"x": 630, "y": 50}},
["from:" "ForkRAM", "out1: "Out2", "to": "MuxRAM", "in": "1", "points": [{"x": 370, "y": 228}, {"x": 630, "y": 228}, {"x": 647, "y": 59}},
["from:" "ForkMuxJR", "out1: "Out1", "to": "MuxJumpReg", "in": "JumpReg", "end": {"x": 647, "y": 59}},
["from:" "ForkMuxJR", "out1: "Out1", "to": "MuxJumpReg", "in": "JumpReg", "end": {"x": 647, "y": 59}},
["from:" "ForkMuxJR", "out1: "Out1", "to": "MuxRAM", "in": "JumpReg", "end": {"x": 647, "y": 59}},
["from:" "ForkMuxJR", "out1: "Out1", "to": "MuxAM", "in": "JumpReg", "end": {"x": 647, "y": 300}, "y": 347}},
["from:" "Goncatof", "out1: "Out1", "to": "ConcatSLL", "in": "In1", "points": [{"x": 390, "y": 370}, "x": 390, "y": 292
]],
["from:" "Goncatof", "out1: "Out1", "to": "MuxSLL", "in": "In1", "points": [{"x": 430, "y": 370}, {"x": 430, "y": 370}, "y": 390, "y": 381],
["from:" "GoncatSLL", "out1: "Out1", "to": "MuxSLL", "in": "In1", "points": [{"x": 430, "y": 370}, {"x": 430, "y": 370}, "x": 430, "y": 330}, "x": 390, "y": 330}, "x": 402, "y": 330}], "end": "x": 402, "y": 336}},
["from:" "ConcatSLL", "out1": "Out1", "to": "MuxSLL
    96
    97
    98
100
\frac{101}{102}
103
106
109
                                            112
113 }
```

## 4.3. default-pipeline.set

```
"comment": "Instruction set of the reference book, without the jump instruction.",

"types": {

"R*: [{"id": "op", "size": 6}, {"id": "rs", "size": 5}, {"id": "rt", "size": 5}, {"id": "rd", "size": 5}, {"id": "shart", "size": 5}, {"id": "rs", "size": 5}, {"id": "rt", "size": 5}, {"id": "imm", "size": 16}],

"I": [{"id": "op", "size": 6}, {"id": "rs", "size": 26}]

"J": [{"id": "op", "size": 6}, {"id": "target", "size": 26}]

"I": [{"id": "op", "size": 6}, {"id": "target", "size": 26}]

"J": [{"id": "op", "size": 6}, {"id": "target", "size": 26}]

"I": [{"id": "op", "size": 6}, {"id": "target", "size": 26}]

"I": [{"id": "op", "size": 6}, {"id": "target", "size": 26}]

"I": [{"id": "op", "size": 6}, {"id": "target", "size": 26}]

"I": [{"id": "op", "size": 6}, {"id": "target", "size": 26}]

"I": [{"id": "op", "size": 16}], "size": 16], "size": 182, "si
```

```
{"type": "J", "args": ["target"], "fields": {"op": 2, "target": "#1"}, "desc": "PC = target"},
: {"type": "R", "args": ["reg"], "fields": {"op": 9, "rs": "#1", "rt": 0, "rd": 31, "shamt": 0, "func": 9}, "
desc": "$ra = PC; PC = rs"}
      \frac{21}{22}

  \begin{array}{c}
    23 \\
    24 \\
    25 \\
    26 \\
    27
  \end{array}

                                                                                                                             {"args": ["reg", "int"], "to": ["addi #1, $0, #2"], "desc": "$t1 = 22"},
{"args": ["reg", "label"], "to": ["addi #1, $0, #2"], "desc": "$t1 = 22"},
{"args": ["reg", "reg"], "to": ["add #1, #2, $0"], "desc": "$t1 = $t2"},
{"args": ["reg", "reg"], "to": ["ald #1, #2, $0"], "desc": "$t1 = $t2"},
{"args": ["reg", "reg", "int"], "to": ["li $1, #3", "sub #1, #2, $1"], "desc": "$t1 = $t2 - 23"},
{"args": ["reg", "reg", "reg"], "to": ["slt #1, #3, #2"], "desc": "$t1 = ($t2 > $t3) ? 1 : 0"),
{"args": ["reg", "reg", "offset"], "to": ["slt $1, #1, #2", "beq $1, $0, #3"], "desc": "PC += ($t1 >= $t2)
'doffset * 4 + 4 \dagger : ["reg", "reg", "offset"], "to": ["sgt $1, #1, #2", "beq $1, $0, #3"], "desc": "PC += ($t1 <= $t2)
'doffset * 4 + 4 \dagger : ["reg", "reg", "offset"], "to": ["sgt $1, #1, #2", "beq $1, $0, #3"], "desc": "PC += ($t1 <= $t2)
'doffset * 4 + 4 \dagger : ["reg", "reg", "offset"], "desc": "PC += offset * 4 + 4"},
{"args": ["offset"], "to": ["beq $0, $0, $1"], "desc": "$t1 = -$t2"},
{"args": ["reg", "reg"], "to": ["sub #1, $0, #2"], "desc": "$t1 = -$t2"},
{"args": ["reg", "reg"], "to": ["nor #1, #2, $0"], "desc": "$t1 = -$t2"}
                                                                                            "la":
                                                                                             "move":
                                                                                            "bge":
      31
                                                                                            "ble":
},
"control": {
    "0":
                                                                                            ": {
"0": {"RegDst": 1, "RegWrite": 1, "ALUOp": 2, "ALUSrc": 0, "MemToReg": 0},
"9": {"RegDst": 1, "RegWrite": 1, "ALUOp": 2, "ALUSrc": 0, "MemToReg": 0, "JumpReg": 1},
"8": {"RegDst": 0, "RegWrite": 1, "ALUOp": 0, "ALUSrc": 1, "MemToReg": 0},
"4": {"ALUOp": 1, "ALUSrc": 0, "Branch": 1},
"2": {"Jump": 1},
"35": {"ALUOp": 0, "ALUSrc": 1, "RegDst": 0, "RegWrite": 1, "MemRead": 1, "MemWrite": 0, "MemToReg": 1},
"43": {"ALUOp": 0, "ALUSrc": 1, "RegDst": 0, "RegWrite": 0, "MemRead": 0, "MemWrite": 1, "MemToReg": 0}
                                                       ],
"operations": {
    "0": "and",
    "1": "srl",
    "2": "add",
    "4": "sub",
    "6": "slt",
    "8": "or",
    "12": "nor"
                                                       }
```

#### 4.4. pipeline.cpu

```
27
 28
 29
\frac{33}{34} \\ 35
                                                                                                                "", ..... . Sumprage, . Tout": "Flush",

(": {"type": "PipelineRegister", "x": 390, "y": 110, "regs": {"ReadData1": 32, "Shamt": 32, "ReadData2":
32, "NewPC": 32, "Imm": 32, "Rs": 5, "Rt": 5, "Rd": 5, "RegDst": 1, "ALUUp": 2, "ALUSr": 1, "Branch": 1, "

MemRead": 1, "MemWrite": 1, "MemToReg": 1, "RegWrite": 1, "JumpReg": 1}, "desc.": {"default": "Register that

separates two pipeline stages.\nThe values that transition to the next stage are stored here temporarily.\

nIf Flush is active, all values are set to zero, inserting a NOP instruction.", "pt": "Registo que separa

duas etaps do pipeline.\nS valores que transitiam para a nUt+FFFD@netapadv+FFD@nazenados aqui

temporariamente.\nSe Flush estiver activo, todos os valores {U+FFRD@olocados a zero, inserindo uma im(U+FFFTOG+FFFB]

NOP."}},
                                                                                40
 44
 46
 47
 48
 49
53
 54
                                                                                    "EX/MEM": {"type": "PipelineRegister", "x": 600, "y": 110, "regs": {"Result": 32, "ReadData2": 32, "NewPC": 32, "Zero": 1, "RegBankDst": 5, "Target": 32, "Branch": 1, "MemRead": 1, "MemWrite": 1, "MemToReg": 1, "RegWrite": 1, "MemProxeg": 1, "RegWrite": 1, "MemRead": 1, "MemProxeg": 1, "RegWrite": 1, "MemProxeg": 1, "MemProxeg: 1, 
                                                                                   66
                                                                                                                  B": {"type": "PipelineRegister", "x": 730, "y": 110, "regs": {"Result": 32, "ReadData": 32, "NewPC": 32, "RegBankDst": 5, "MemToReg": 1, "RegWrite": 1, "JumpReg": 1}, "desc": {"default": "Register that separates two pipeline stages.\nThe values that transition to the next stage are stored here temporarily.", "pt": "Registo que separa duas etapas do pipeline.\nOs valores que transitam para arfU+FFFDme etapasfU+FFFDmazenados aqui temporariamente."}},
                                                                                        "MEM/WB"
                                                                                                                 m": {"type": "Multiplexer", "latency": 15, "x": 765, "y": 270, "size": 32, "sel": "MemToReg", "in": ["0", 
"1"], "out": "Dut", "desc": {"default": "Selects the result of the ALU or the value read from memory to 
write to the destination register (WriteData).", "pt": "Selectiona o resultado da ALU ou o valor lido da 
mm(U+FFFD)a para escrever no registo de destino (WriteData)."}},
```

```
"ForkRegWR2": {"type": "Fork", "x": 760, "y": 125, "size": 1, "in": "In", "out": ["Out1", "Out2"]},
"ForkDet2": {"type": "Fork", "x": 755, "y": 480, "size": 5, "in": "In", "out": ["Out1", "Out2"]},
"ForkMemRI": {"type": "Fork", "x": 416, "y": 520, "size": 32, "in": "In", "out": ["Out1", "Out2"]},
"MuxJALR": {"type": "Multiplexer", "latency": 15, "x": 795, "y": 270, "size": 32, "sel": "JALR", "in": ["0", "1"],
"out": "Out", "desc": {"default": "Selects the result of the ALU or the value read from memory to write
to the destination registor (WriteData).", "ptt": "Selectiona o resultado da ALU ou o valor lido da mm[U+FFFD@a
para escrever no registo de destino (WriteData)."}},
    82
83
                                                                              [
"from": "PC", "out": "PC", "to": "ForkPC", "in": "In"},

{"from": "ForkPC", "out": "Out1", "to": "InstMem", "in": "Address"},

{"from": "ForkPC", "out": "Out2", "to": "PCAdder", "in": "In1", "points": [{"x": 82, "y": 169}]},

{"from": "PCAdder", "out": "Out1", "to": "PCAdder", "in": "In2"},

{"from": "PCAdder", "out": "PC+4", "to": "ForkPCAdder", "in": "In"},

{"from": "ForkPCAdder", "out": "Out1", "to": "MuxJump", "in": "O", "points": [{"x": 155, "y": 150}], "end": {"x": 8

5 """: 1501}
                                                                             90
     91
    95
                                                                              {"from": "IF/ID", "out": "NewPC", "to": "ID/EX", "in": "NewPC", "start": {"x": 195, "y": 175}, "end": {"x": 390, "y
                                                                              97
98
                                                                             99
100
                                                                           . IDEM. . FOLARS , FOULT: "UUTZ", "to": "ID/EX", "in": "Rs", "points": [{"x": 230, "y": 372}], "end": {"x": 390, "y": 372}],

{"from": "DistInst", "out": "20-16", "to": "ForkRt3", "in": "In", "start": {"x": 205, "y": 275}},

{"from": "ForkRt3", "out": "Out1", "to": "ForkRt3", "in": "In", "start": {"x": 205, "y": 275}},

{"from": "ForkRt3", "out": "Out1", "to": "RegBank", "in": "ReadReg2"},

{"from": "ForkRt3", "out": "Out2", "to": "HazardUnit", "in": "IF/ID.Rt", "points": [{"x": 220, "y": 42}]},

{"from": "ForkRt3", "out": "Out2", "to": "ID/EX", "in": "Rt", "points": [{"x": 220, "y": 381}], "end": {"x": 390, "y": 381}},

{"from": "DistInst", "out": "15-0", "to": "ExtendImm", "in": "In", "start": {"x": 205, "y": 280}, "points": [{"x": 225, "y": 280}, {"x": 225, "y": 350}},

{"from": "DistInst", "out": "15-11", "to": "ID/EX", "in": "Rad, "start": {"x": 205, "y": 285}, "points": [{"x": 215, "y": 285}, "y": 285}, "points": [{"x": 215, "y": 285}, "y": 285}, "points": [Ty/EX", "in": "ReadData1", "end": {"x": 390, "y": 258}},

{"from": "RegBank", "out": "ReadData1", "to": "ID/EX", "in": "ReadData1", "end": {"x": 390, "y": 258}},

{"from": "RegBank", "out": "ReadData2", "to": "ID/EX", "in": "ReadData2", "end": {"x": 390, "y": 258}},

{"from": "ExtendImm", "out": "Out": "Out": "ID/EX", "in": "ALUOp", "start": {"x": 290, "y": 160}, "end": {"x": 390, "y": 390}},

{"from: "Control", "out": "ALUOp", "to": "ID/EX", "in": "ALUOp", "start": {"x": 290, "y": 160}, "end": {"x": 390, "y": 390}, "y": 390},

{"from: "Control", "out": "ALUOp", "to": "ID/EX", "in": "ALUOp", "start": {"x": 290, "y": 160}, "end": {"x": 390, "y": 390}, "y": 390},

{"from: "Control", "out": "ALUOp", "to": "ID/EX", "in": "ALUOp", "start": {"x": 290, "y": 160}, "end": {"x": 390, "y": 390}, "y": 390},

{"from: "Control", "out": "ALUOp", "to": "ID/EX", "in": "ALUOp", "start": {"x": 290, "y": 160}, "end": {"x": 390, "y": 390}, "y": 390},

{"from: "Control", "out": "ALUOP", "to": "ID/EX", "in": "ALUOP", "start": {"x": 290, "y": 160}, "end": {"x": 390, "y": 390}
104
108
109
110
111
114
                                                                              | ILUM . CONDICT , CULT: "ALCOUP", "TO": "ID/EX", "IN": "ALCOUP", "Start": {"x": 290, "y": 160}, "end": {"x": 390, "y": 160}}, 

["from": "Control", "out": "ALUSrc", "to": "ID/EX", "in": "ALUSrc", "start": {"x": 290, "y": 155}, "end": {"x": 390, "y": 155}}.
115
                                                                                                                                116
                                                                              , "y": 150}},
{"from": "Control", "out": "Branch", "to": "ID/EX", "in": "Branch", "start": {"x": 290, "y": 145}, "end": {"x": 390
                                                                           117
118
119
120
121
123
124
124 \\ 125 \\ 126 \\ 127
                                                                               {"Trom": "ForkWrite", "out": "Out", "o. 17,12, "in": "Write", "points": [{"x": 55, "y": 50}]},
{"from": "ForkWrite", "out": "0ut2", "to": "PC", "in": "Write", "points": [{"x": 202, "y": 260}, "points": [{"x": 260}, "points":
                                                                            130
133
                                                                             20), {"x: 1/6, "y": 420}, {"x: 1/6, "y": 167], "end: {"x: 66, "y": 167], "end: {"x": 108, "y": 100}, "end": {"x": 188, "y": 110}}, {"from": "0rFiushi", "out": "Flush", "to": "Flush", "start": {"x": 188, "y": 100}, "end": {"x": 188, "y": 110}}, {"from": "DistInst", "out": "10-6", "to": "ConcatSRL", "in": "In2", "start": {"x": 202, "y": 290}, "points": [{"x": 202, "y": 327}]}, {"from": "Const0", "out": "Out", "to": "ConcatSRL", "in": "In1", "start": {"x": 347, "y": 338}, "points": [{"x": 347, "y": 338}, "points": [{"x": 347, "y": 347, "y": 348}, "points": ["x": 347, "y": 348}, "points": ["x": 348, "points": ["x":
137
138
139
                                                                               {\text{"x": 34}, \text{"y": 336}}, \text{"points": \text{"x": 34}, \text{"y": 336}}, \text{"points": \text{"x": 35}, \text{"points": \text{"x": 35}, \text{"y": 35}}, \text{"y": 35}}, \text{"y": 30, "y": 327}}, \text{"from": "Control", "out": "JumpReg", "to": "ID/EX", "in": "JumpReg", "start": \text{"x": 290, "y": 120}, \text{"end": \text{"x": 3}}, \text{"y": 120}}, \text{"y": 120}},
141
\frac{142}{143}
                                                                            {"from": "ID/EX", "out": "ReadData1", "to": "MuxFwdA", "in": "0", "start": {"x": 405, "y": 248}, "end": {"x": 425,
146
\begin{array}{c} 147 \\ 148 \end{array}
\frac{149}{150}
151
152
\frac{153}{154}
                                                                                                    1. ID/AX, out : ALOSEC, to . HUXNeg , IN . ALOSEC , State . { X . 400, y . 100}, points . [{ X . 462, "y": 155}]},
462, "y": 155}]},
1": "ID/EX", "out": "Imm", "to": "DistImm", "in": "In", "start": {"x": 405, "y": 350}, "end": {"x": 448, "y":
155
156
                                                                              {"from": "DistImm". "out": "5-0". "to": "ALUControl". "in": "func". "start": {"x": 448. "v": 350}}.
```

```
{"from": "ID/EX", "out": "ALUOp", "to": "ALUControl", "in": "ALUOp", "start": {"x": 405, "y": 160}, "points": [{"x" : 446, "y": 160}, {"x": 446, "y": 235}, {"x": 476, "y": 235}]}, {"from": "ALU", "out": "Zero", "to": "EX/MEM", "in": "Zero", "start": {"x": 590, "y": 255}, "end": {"x": 600, "y":
157
158
                                                          255}},
159
161
162
163
\frac{164}{165}
166
                                                       {"fron: "Forkims", "out: "Out2", "to: "shiftims", "in": "In", "points": [{"x": 450, "y": 210}]},
{"fron: "Forkims", "out1". "Out2", "to: "AddBranch", "in": "In2", "points": [{"x": 552, "y": 210], {"x": 552, "y": 185}},
{"fron: "AddBranch", "out1": "Out1", "to": "EX/MEM", "in": "Target", "end1": {"x": 600, "y": 181}},
{"fron: "ID/EX", "out1": "Branch", "to": "EX/MEM", "in": "Branch", "atart": {"x": 405, "y": 145}, "end": {"x": 600, "y": 145}},
{"fron: "ID/EX", "out1": "MenRead", "to": "EX/MEM", "in": "Branch", "atart": {"x": 405, "y": 140}},
{"fron: "ForkMenRd", "out1": "Out1", "to": "EX/MEM", "in": "NenRead", "end1: {"x": 600, "y": 146}},
{"fron: "ForkMenRd", "out1": "Out2", "to": "HazardUnit", "in": "ID/EX.MenRead", "points": [{"x": 420, "y": 26}]},
{"fron: "ID/EX", "out1": "MeeNFelder", "to": "EX/MEM", "in": "NemBrotee, "start": {"x": 405, "y": 136}, "end1: {"x": 600, "y": 135},
{"fron: "ID/EX", "out1": "MeeNFelder", "to": "EX/MEM", "in": "MemToRee, "start": {"x": 405, "y": 136}, "end1: {"x": 600, "y": 135},
{"fron: "ID/EX", "out1": "ReegWrite", "to": "EX/MEM", "in": "NemBrotee, "start": {"x": 405, "y": 126}, "end1: {"x": 600, "y": 125},
{"fron: "ID/EX", "out1": "ReegWrite", "to": "EX/MEM", "in": "ID/EX.Res", "start": {"x": 405, "y": 126}, "end1: {"x": 600, "y": 125},
{"fron: "ID/EX", "out1": "ReegWrite", "to": "ForwardingUnit", "in": "ID/EX.Res", "start": {"x": 405, "y": 372}, "points": ["x": 430, "y": 372}, "points": ["x": 441, "y": 372}, "x": 44
170
173
174
175
176
177
178
179
180
181
182
183
185
186
190
191
192
193
194
195
                                                           {"from": "EX/MEM", "out": "RegBankDst", "to": "ForkDst1", "in": "In", "start": {"x": 615, "y": 387}},
{"from": "ForkDst1", "out": "Out1", "to": "MEM/WB", "in": "RegBankDst", "end": {"x": 730, "y": 387}},
{"from": "ForkDst1", "out": "Out2", "to": "ForwardingUnit", "in": "EX/MEM.Rd", "points": [{"x": 620, "y": 460}]},
{"from": "EX/MEM", "out": "Result", "to": "ForkMem", "in": "In", "start": {"x": 615, "y": 275}},
{"from": "ForkMem", "out1": "Out1", "to": "DataMem", "in": "Address"},
{"from": "ForkMem", "out": "Out2", "to": "ForkEXR1", "in": "Result", "end": {"x": 730, "y": 360}},
{"from": "ForkEXR1", "out": "Out2", "to": "MEM/WB", "in": "Result", "end": {"x": 625, "y": 440}, {"x": 421, "y": 440}}.
199
200
203
                                                          204
205
207
208
209
                                                          210
\frac{211}{212}
213
\frac{216}{217}
219
220
                                                           {"from": "ForkRegNR1", "out": "Out1", "to": "MEM/WB", "in": "RegWrite", "ena": {"x": 730, "y": 126}},

{"from": "ForkRegNR1", "out": "Out2", "to": "MEM/WB", "in": "EX/MEM. RegWrite", "points": [{"x": 720, "y": 4

70}]},

{"from": "EX/MEM", "out": "JumpReg", "to": "MEM/WB", "in": "JumpReg", "start": {"x": 615, "y": 120}, "end": {"x": 730, "y": 120}},

{"from": "EX/MEM", "out": "NewPC", "to": "MEM/WB", "in": "NewPC", "start": {"x": 615, "y": 155}, "end": {"x": 730, "y": 155}},
223
224
                                                                                                                   "out": "JumpReg", "to": "MEM/WB", "in": "JumpReg", "start": {"x": 615, "y": 120}, "end": {"x": 7
225
226
                                                          228
229
230
231
234
                                                                                       "MuxJALR", "out": "Out", "to": "ForkMemR1", "in": "In", "points": [{"x": 815, "y": 287}, {"x": 815, "y": 5
                                                           {"from":
                                                                             20}]},
```

```
{"from": "ForkMemR1", "out": "Out1", "to": "RegBank", "in": "WriteData", "points": [{"x": 240, "y": 520}, {"x": 240, "y": 305}], "end": {"x": 260, "y": 305}},

{"from": "ForkMemR1", "out": "Out2", "to": "ForkMemR2", "in": "In"},

{"from": "ForkMemR1", "out": "Out1", "to": "ForkMemR2", "in": "1", "points": [{"x": 416, "y": 253}], "end": {"x": 425, "y": 253}},

{"from": "ForkMemR2", "out": "Out1", "to": "ForkRegWR2", "in": "In", "start": {"x": 745, "y": 125}},

{"from": "MEM/WB", "out": "Out1", "to": "RegBank", "in": "RegWrite", "points": [{"x": 760, "y": 105}, {"x": 300, "y": 105}]},

{"from": "ForkRegWR2", "out": "Out2", "to": "ForwardingUnit", "in": "MEM/WB.RegWrite", "points": [{"x": 760, "y": 49}]},

{"from": "MEM/WB", "out": "JumpReg", "to": "MuxJALR", "in": "JALR", "start": {"x": 745, "y": 120}, "points": [{"x": 788, "y": 120}},

{"from": "MEM/WB", "out": "NewPC", "to": "MuxJALR", "in": "1", "start": {"x": 745, "y": 155}, "points": [{"x": 788, "y": 155}, {"x": 788, "y": 283}},

*"reg_names": ["zero", "at", "vo", "v1", "ao", "a1", "a2", "a3", "t0", "t1", "t2", "t3", "t4", "t5", "t6", "t7", "so", "s1", "s2", "s3", "s4", "s5", "s6", "s7", "t8", "t9", "k0", "k1", "gp", "sp", "fp", "ra"],

*"instructions": "default_pipeline.set"
```

# 5. Enunciado

# 66:20 Organización de computadoras Trabajo práctico 3: Datapath y pipeline.

# 1. Objetivos

El objetivo de este trabajo es familiarizarse con la arquitectura de una CPU MIPS, específicamente con el datapath y la implementación de instrucciones. Para ello, se deberán agregar instrucciones a diversas configuraciones de CPU provistas por el simulador DrMIPS [1]

# 2. Alcance

Este trabajo práctico es de elaboración grupal, evaluación individual, y de carácter obligatorio para todos alumnos del curso.

# 3. Requisitos

El trabajo deberá ser entregado personalmente, en la fecha estipulada, con una carátula que contenga los datos completos de todos los integrantes.

Además, es necesario que el trabajo práctico incluya (entre otras cosas, ver sección 8), la presentación de los resultados obtenidos, explicando, cuando corresponda, con fundamentos reales, las causas o razones de cada resultado obtenido.

El informe deberá respetar el modelo de referencia que se encuentra en el grupo<sup>1</sup>, y se valorarán aquellos escritos usando la herramienta T<sub>F</sub>X / L<sup>A</sup>T<sub>F</sub>X.

## 4. Recursos

Usaremos el programa DrMIPS [1] para configurar y simular el data path de un procesador MIPS [4], tanto uniciclo como multiciclo.

# 5. Descripción.

#### 5.1. Introducción

El programa DrMIPS nos permite evaluar distintos diseños de datapath para procesadores MIPS32, al darnos la posibilidad de organizarlo como queramos. Si bien sólo puede haber uno de algunos de los componentes del DP (como el registro de PC o la unidad de control), podemos poner sumadores, multiplexores, extensores de signo y conexiones arbitrariamente. También es

http://groups.yahoo.com/group/orga6620

posible modificar el conjunto de instrucciones. Además de la estructura lógica del DP, DrMips nos permite escribir programas simples y simular su ejecución en el DP, mostrando los valores que toman las diversas entradas y salidas de cada elemento. El programa se puede conseguir en [1], o se puede descargar para Ubuntu, ya sea desde el repositorio de Ubuntu (aunque la versión a veces está desactualizada) o autorizando un repositorio externo (ver [2]).

### 5.2. Datapaths

El programa viene con algunos DP ya implementados, a saber: Uniciclo:

- unycicle.cpu: El DP uniciclo por defecto.
- unycicle-no-jump.cpu: Variante más simple del DP uniciclo que no soporta la instrucción
   j.
- unycicle-no-jump-branch.cpu: Una variante aún más simple que no soporta jump ni branch.
- unycicle-extended.cpu: Una variante que soporta instrucciones adicionales, como multiplicación y división.

#### Multiciclo:

- pipeline.cpu: El DP de pipeline por defecto, implementa detección de hazards. Los DP de pipeline no soportan la instrucción j (salto).
- pipeline-only-forwarding.cpu: Variante del DP de pipeline que implementa forwarding pero no genera stalls (genera resultados incorrectos).
- pipeline-no-hazard-detection.cpu: Otra variante que no hace hazard detection de ninguna manera (genera resultados incorrectos).
- pipeline-extended.cpu: Una variante que soporta instrucciones adicionales, como multiplicación y división, como unycicle-extended.cpu.

#### 5.3. Instrucciones a implementar

- Implementar la instrucción j en el DP pipeline.cpu. Verificar que no se produzcan hazards.
- 2. Implementar la instrucción sll (Shift Left Logical) en el DP unicycle.cpu.
- 3. Implementar la instrucción srl (Shift Right Logical)en el DP pipeline.cpu.
- 4. Implementar la instrucción jalr (Jump and Link Register) en el DP unicycle.cpu.
- 5. Implementar la instrucción jalr en el DP pipeline.cpu.

# 6. Implementación.

Los archivos antes mencionados, así como los archivos .set que contienen los datos del conjunto de instrucciones, están en formato JSON [3], y se pueden modificar con un editor de texto. Se sugiere uno que pueda hacer color syntax highlighting, como el gedit que viene con el Ubuntu. La explicación de los formatos se encuentra en el archivo configuration-en.pdf que se distribuye con el programa.

# 7. Pruebas

En todos los casos debe verificarse que la instrucción se ejecute correctamente. Esto implica que el PC tome el valor deseado, y además que en el caso del DP multiciclo no se produzcan hazards, como ser la ejecución de la instrucción siguiente al salto, o en el caso de utilizar el valor de un registro, que éste tenga el valor correcto.

# 8. Informe.

Se debe entregar:

- Informe describiendo el desarrollo del trabajo práctico.
- Capturas de pantalla de los DP modificados.
- Programas de prueba.
- CD conteniendo los DP, los programas de prueba y los conjuntos de instrucciones usados en cada caso.
- Este enunciado.

# 9. Fechas de entrega.

- Primera entrega: Jueves 20 de Junio.
- Vencimiento: Jueves 27 de Junio.

#### Referencias

- [1] DrMIPS, https://brunonova.github.io/drmips/.
- [2] PPA de Bruno Nova, https://launchpad.net/~brunonova/+archive/ubuntu/ppa.
- [3] ECMA-404 The JSON Data Interchange Standard, http://www.json.org/.
- [4] "Computer organization and design: the hardware-software interface", John Hennessy, David Patterson. Capítulo 5.